Elektronika cyfrowa traktuje sygnały dyskretne, w przeciwieństwie do elektroniki analogowej, która traktuje sygnały ciągłe. Logika cyfrowa służy do wykonywania operacji arytmetycznych z sygnałami elektrycznymi i stanowi podstawę do budowy procesorów.
Jaka jest różnica między zatrzaskiem a klapką? Myślę, że zatrzask jest równoważny flip-flopowi, ponieważ służy do przechowywania bitów i jest również równoważny z rejestrem, który służy również do przechowywania danych. Ale po przeczytaniu niektórych artykułów w Internecie znalazłem różnice między zatrzaskami i przerzutnikami w oparciu o funkcje wyzwalane przez krawędź …
Konwencja? Łatwiejszy do wdrożenia? Inny powód? Czy istnieje powód, dla którego MCLR lub RESET na mikrokontrolerach są aktywne - niski, to znaczy, że trzeba je pociągnąć w dół, aby zresetować układ scalony i pociągnąć w górę, aby „uruchomić” układ scalony. Jestem po prostu ciekawy, ponieważ powoduje to pewne problemy. Gdyby …
Czy teoretycznie byłoby możliwe przyspieszenie współczesnych procesorów, gdyby zastosować arytmetykę sygnałów analogowych (kosztem dokładności i precyzji) zamiast cyfrowych FPU (CPU -> DAC -> analogowe FPU -> ADC -> CPU)? Czy możliwy jest analogowy podział sygnału (ponieważ mnożenie FPU i tak często zajmuje jeden cykl CPU)?
Szukałem w moim Arduino Uno i zauważyłem, że symbol za pomocą sworzni cyfrowych 11, 10, 9, 6, 5, i 3. Co to znaczy? Czy to wpływa na sposób działania? Czy nie mogę używać tych pinów w pewnych sytuacjach?
Seria 74HC może zrobić coś takiego jak 20 MHz, podczas gdy 74AUC może zrobić coś takiego jak może 600 MHz. Zastanawiam się, co określa te ograniczenia. Dlaczego 74HC nie może wykonać więcej niż 16-20 MHz, podczas gdy 74AUC może, a dlaczego nie może zrobić jeszcze więcej? W tym drugim przypadku, …
Potrzebuję sposobu na odwrócenie sygnału cyfrowego, tj. Jeśli wejście jest wysokie, chcę, aby wyjście było niskie, a jeśli wejście jest niskie, chcę, aby wyjście było wysokie. Myślę, że można to osiągnąć za pomocą jednego tranzystora PNP, ale chciałem to tutaj sprawdzić. Napięcia, z którymi mam do czynienia, są mniejsze niż …
Ostatnio patrzyłem na arkusze danych dla 74HC139 IC, aby sprawdzić, czy jest on odpowiedni dla mojego projektu, i natrafiłem na następujący schemat logiczny, który wydaje mi się trochę dziwny: zasymuluj ten obwód - Schemat utworzony za pomocą CircuitLab Dla każdego z wejść Yn znajdują się dwie bramki NIE za bramką …
Jak komputer oblicza wartość grzechu? Logicznie, kiedy o tym myślę, jedynym pozornym sposobem jest zapisanie wielu wartości grzechu w pamięci, a gdy wartość grzechu musi zostać „obliczona”, po prostu ściągnie dane z określonego adresu pamięci. (Np. Sin (x) wyciągnij dane z adresu pamięci zawierającego wartość sin (x)) Wydaje się, że …
Właśnie zacząłem studiować inżynierię komputerową i mam wątpliwości co do zachowania bramki XOR. Projektuję układy z Logisimem, którego XOR zachowują się inaczej niż nauczyłem się. Dla mnie powinien on zachowywać się jak bramka parzystości, dając wysoką wydajność, gdy dane wejściowe otrzymają nieparzystą kombinację. Nie dotyczy to jednak więcej niż dwóch …
Mamy więc bramki AND, NOT, NAND, NOR, OR, ale w jaki sposób są one tworzone elektronicznie / elektrycznie? Na przykład, co powoduje, że bramka NIE odwraca wartość?
Słyszałem, że czasami zaleca się „spowolnienie” linii cyfrowej poprzez umieszczenie na niej rezystora, powiedzmy rezystor 100 omów między wyjściem jednego układu a wejściem innego układu (załóżmy standardową logikę CMOS; załóżmy, że częstotliwość sygnalizacji jest dość wolna, powiedzmy 1-10 MHz). Opisane korzyści obejmują zmniejszenie EMI, zmniejszenie przesłuchu między liniami oraz zmniejszenie …
Dlaczego stara logika PMOS / NMOS wymagała wielu napięć, takich jak +5, -5 i +12 woltów? Na przykład stare procesory Intel 8080, stare pamięci DRAM itp. Interesują mnie przyczyny na poziomie fizycznym / układu. Jaki był cel tych dodatkowych napięć? Tak, to pytanie dotyczy rzeczy, które były używane 35 lat …
Zablokowana . To pytanie i odpowiedzi są zablokowane, ponieważ pytanie jest nie na temat, ale ma znaczenie historyczne. Obecnie nie akceptuje nowych odpowiedzi ani interakcji. Czy ktoś może polecić niedrogi lub samodzielny analizator logiczny do zbudowania? Przeważnie byłoby to do debugowania protokołów szeregowych (SPI, I2C, RS232) przy niskich napięciach.
Wydaje się, że istnieje wiele różnych definicji klapek i zatrzasków, niektóre z nich są sprzeczne. Podręcznik informatyki dla kursu, który uczę, jest prawdopodobnie najbardziej zagmatwany (w rzeczywistości nie wierzę w książkę, ponieważ jest po prostu błędny w kilku miejscach). Czuję się dobrze z działaniem zatrzasków (SR, bramkowane SR, bramkowane D) …
Patrząc na arkusz danych MC74VHC1G08 , w sekcji funkcji , stwierdza Chip Complexity: FETs = 62. Dlaczego ten układ scalony potrzebuje 62 tranzystorów, podczas gdy bramka AND może być wykonana tylko z 6 tranzystorami? Do czego służy pozostałe 56 tranzystorów? Domyślam się, że to jakiś obwód ochronny, ale nie jestem …
Używamy plików cookie i innych technologii śledzenia w celu poprawy komfortu przeglądania naszej witryny, aby wyświetlać spersonalizowane treści i ukierunkowane reklamy, analizować ruch w naszej witrynie, i zrozumieć, skąd pochodzą nasi goście.
Kontynuując, wyrażasz zgodę na korzystanie z plików cookie i innych technologii śledzenia oraz potwierdzasz, że masz co najmniej 16 lat lub zgodę rodzica lub opiekuna.