Pytania otagowane jako cmos

„Complementary Metal-Oxide Semiconductor” to proces wykorzystujący kombinację tranzystorów PMOS i NMOS. Większość obecnej logiki cyfrowej jest zaimplementowana w CMOS. Jego opłacalność wynikająca z tak szerokiego rozpowszechnienia oznacza, że ​​powszechne stało się również wiele innych zastosowań, takich jak projektowanie analogowe, czujniki obrazu, telekomunikacja itp.

7
Co takiego wspaniałego w CMOS?
Przeczytałem tutaj wiele tematów. Czytam niektóre osoby, które wolą „mieć cechy CMOS” i tak dalej, również w niektórych arkuszach danych (takich jak AVR), mówią, że mają cechy CMOS itp. Pamiętam, kiedy kiedyś słowo „kompatybilne z CMOS”? Dlaczego więc posiadanie „cech CMOS” sprawia, że ​​ludzie są dumni?
31 cmos 


3
Jak zaprojektowane są procesory?
Od jakiegoś czasu zacząłem grać z elektroniką i tworzyć proste bramki logiczne za pomocą tranzystorów. Wiem, że nowoczesne układy scalone używają CMOS zamiast logiki tranzystor-tranzystor. Zastanawiam się nad tym, jak zaprojektowano procesory. Czy projektowanie jest nadal wykonywane na poziomie (pod) logiki, czy też nie ma już dużo innowacji w tym …
21 design  cpu  cmos 


3
Pytanie o rezystor bramkowy mosfet
Mam n bramkę mosfet podłączoną do logiki 4043, a Id wynosi około 100mA. Zarówno 4043, jak i mosfet mają + 5v. Mam zamiar użyć 2N7000 MOSFET Pytania: Jak duży rezystor bramkowy potrzebuję między 4043 a mosfetem? Wyjścia logiczne są czasami włączane szybko. Jak szybko? Kontroluje to led HDD płyty głównej. …
20 resistors  mosfet  cmos 

5
Teoretycznie, czy możliwe jest stworzenie bramki logicznej wykorzystującej prąd zerowy?
CMOS znacznie zmniejsza pobór prądu układów scalonych, ponieważ jeden z komplementarnych tranzystorów polowych jest zawsze w trybie nieprzewodzącym, więc podczas przejścia między stanami występuje tylko przepływ prądu, który jest tylko ilością ładunku na równoważnej pojemności bramki i może jakiś wyciek, gdy obie bramy są chwilowo otwarte. Czy teoretycznie możliwe jest …
18 current  cmos  energy  theory 


3
Czy niepodłączone wejścia mogą rozgrzewać układ scalony?
Używam ATF16V8 PLD do prostej logiki kleju. Podczas testowania go na płycie prototypowej zauważyłem, że niemal natychmiast robi się ciepły w dotyku. Sprawdziłem, czy żadne wyjścia nie są zwarte, ale wiedziałem również, że wiele wejść pozostało niepodłączonych. ATF16V8 jest układem CMOS i przeczytałem, że wejścia pływające mogą stanowić problem w …
12 power  heat  cmos  input 

2
Czy w tym obwodzie występuje problem z krańcowym poziomem napięcia?
Jako badanie problemu, który tu opisałem , znalazłem ten obwód Maxima: Jest to podwajacz zegara i musi być naprawdę dobrze dopasowany w moim przypadku, ponieważ częstotliwość wejściowa jest bardzo dobrze określona. Jednak przeglądając arkusze danych, zauważyłem, że MAX9010 generuje poziomy TTL, podczas gdy 74VHC86 akceptuje poziomy CMOS (0,7 * Vcc). …
11 voltage  clock  cmos  ttl 

2
Konstrukcja MOSFET
Właśnie przeczytałem notę aplikacyjną i pomyliłem się co do tego zdania: „Inżynierowie często myślą o MOSFET-ie jako o pojedynczym tranzystorze mocy, ale jest to zbiór tysięcy maleńkich ogniw FET mocy połączonych równolegle”. Jak to jest możliwe ? W każdej klasie dowiedziałem się o przekroju MOSFET-u jako pojedynczej bryły, a nie …

7
Napięcie przy jakim natężeniu
Często widziałem urządzenia o wymaganiach energetycznych określonych tylko w woltach (np. 7-12 V), ale nigdy nie natężeniu. Chciałem uruchomić różne wbudowane urządzenia, takie jak brodawki ścienne i baterie (urządzenia mają regulatory, nie martw się), ale wahałem się, ponieważ nie jestem świadomy wymagań dotyczących natężenia prądu dla urządzeń. Moje pytanie brzmi: …

1
Dokładne różnice między procesami DRAM i CMOS
Istnieje kilka pytań, które wspominają o różnicy między standardowymi procesami CMOS a produkcją pamięci DRAM: Dlaczego mikrokontrolery mają tak mało pamięci RAM? Jak integrują logikę z procesem DRAM podczas produkcji SDRAM? Jakie dokładnie są te różnice, czy jest to w całości tajemnica handlowa? Chciałbym uzyskać szczegółową odpowiedź dla kogoś, kto …
10 cmos  vlsi  dram 

1
Brakuje wyjścia Q11 w 4060
Czy jest jakiś powód, dla którego Q11 zostało pominięte w 4060 IC? Przeczytałem, że zostało to zrobione w celu przedłużenia maksymalnego czasu impulsu (najwyższy dzielnik zegara), ale dlaczego zrobiono to w Q11? Dlaczego nie Q12 i dlatego mieć pełny 8-bitowy licznik (Q4-Q11)?


6
Moc pobierana przez procesor
Myślę, że moc dla CPU z aktualnym I i napięcia U jest I · U . Zastanawiam się, jak wywodzi się następujący wniosek z Wikipedii ? Moc pobierana przez procesor jest w przybliżeniu proporcjonalna do częstotliwości procesora i do kwadratu napięcia procesora: P = CV 2 f (gdzie C to …
9 power  capacitor  mosfet  cpu  cmos 
Korzystając z naszej strony potwierdzasz, że przeczytałeś(-aś) i rozumiesz nasze zasady używania plików cookie i zasady ochrony prywatności.
Licensed under cc by-sa 3.0 with attribution required.