Pytania otagowane jako clock

Sygnał cyfrowy, który przechodzi w stan wysoki i niski przy określonej częstotliwości.

3
Minimalna szybkość zegara i niezawodność I2C
Czy istnieje minimalna częstotliwość taktowania określona przez I2C? Wiem, że najczęściej stosowana częstotliwość taktowania to 100 kHz i istnieje tryb „szybki” 400 kHz obsługiwany przez niektóre urządzenia oraz szybszy tryb jeszcze obsługiwany przez inne urządzenia (myślę, że 1 MHz?). Ponieważ sygnał SCK jest generowany przez urządzenie nadrzędne, zakładam, że można …

2
Czy w tym obwodzie występuje problem z krańcowym poziomem napięcia?
Jako badanie problemu, który tu opisałem , znalazłem ten obwód Maxima: Jest to podwajacz zegara i musi być naprawdę dobrze dopasowany w moim przypadku, ponieważ częstotliwość wejściowa jest bardzo dobrze określona. Jednak przeglądając arkusze danych, zauważyłem, że MAX9010 generuje poziomy TTL, podczas gdy 74VHC86 akceptuje poziomy CMOS (0,7 * Vcc). …
11 voltage  clock  cmos  ttl 


2
Kiedy muszę użyć układu IC bufora zegara?
Projektuję obwód i płytkę drukowaną do sterowania 7 przetwornikami cyfrowo-analogowymi z układu FPGA. (DAC to AD9762 ) Czy można sterować wejściami zegara na wszystkich 7 przetwornikach cyfrowo-analogowych za pomocą pojedynczego wyjścia zegarowego (z pinu wyjściowego PLL) układu FPGA? Czy to przepis na katastrofę? Będzie to zegar jednokierunkowy o max. freq. …


2
Ograniczenia czasowe ASIC przez SDC: Jak poprawnie określić zegar multipleksowany?
Wprowadzenie Po znalezieniu wielu, czasem sprzecznych lub niekompletnych informacji w Internecie i na niektórych zajęciach szkoleniowych dotyczących prawidłowego tworzenia ograniczeń czasowych w formacie SDC , chciałbym poprosić społeczność EE o pomoc w niektórych ogólnych strukturach generowania zegara, z którymi się spotkałem. Wiem, że istnieją różnice w tym, jak można zaimplementować …


3
Co to jest przekrzywienie zegara i dlaczego może być ujemne?
Mój kompilator HDL (Quartus II) generuje raporty czasowe. W nim węzły mają kolumnę „pochylenie zegara”. Jedyną definicją przesunięcia zegara, którą znalazłem, jest dokumentacja TimeQuest (patrz strona 7-24): Aby ręcznie określić niepewność lub pochylenie zegara w przypadku transferów między zegarami, użyj set_clock_uncertaintypolecenia. Więc jeśli pochylenie jest „niepewnością”, dlaczego niektóre z moich …

4
ograniczenie czasowe dla obwodów synchronizatora magistrali
Mam obwód synchronizatora magistrali do przekazywania szerokiego rejestru w domenach zegarowych. Podam uproszczony opis, pomijając logikę asynchronicznego resetowania. Dane są generowane na jednym zegarze. Aktualizacje mają wiele (przynajmniej kilkanaście) krawędzi zegara: PROCESS (src_clk) BEGIN IF RISING_EDGE(clock) THEN IF computation_done THEN data <= computation; ready_spin <= NOT ready_spin; END IF; END …
10 fpga  clock  timing  sdc 

5
Ustaw i przytrzymaj wyjście czasu, gdy zostanie naruszone
Rozważmy przerzutnik D z dodatnim zboczem z sygnałem wejściowym X z czasem ustawiania 20 ns i czasem podtrzymania 0 ns. Jaka będzie produkcja? C jest sygnałem zegarowym o okresie 40 ns. Podczas szóstego zbocza dodatniego widzimy, że dane (lub X) nie są stabilne przez 20 ns (czas ustawiania), zanim osiągną …
9 clock  flipflop  setup 

2
Dziwna dodatkowa częstotliwość w kryształowym oscylatorze
Odziedziczyłem obwód od innego projektanta, który wykorzystał kryształ 12,288 MHz jako źródło zegara audio. Niedawno mieliśmy problemy z łańcuchem dostaw i poproszono mnie o zatwierdzenie części zamiennej o identycznych specyfikacjach. W ramach tego porównałem FFT naszej jednostki „złotej próbki” i rozważanego nowego kryształu. Byłem zaskoczony, gdy zobaczyłem, że FFT obu …
9 clock  crystal  fft 

3
Trasowanie zegara 30MHz przez kilka płyt
Używam sterownika LED TLC5945 . Mikrokontroler (używam LPC1343 ) musi zapewniać zegar dla wewnętrznego timera / licznika PWM. Maksymalna dozwolona prędkość zegara jest określona jako 30 MHz. Będę miał kilka płyt z Daisychained TLC5945. Płytki zostaną połączone za pomocą złączy między płytkami lub krótkimi kablami taśmowymi, szerokość jednej płytki wynosi …
Korzystając z naszej strony potwierdzasz, że przeczytałeś(-aś) i rozumiesz nasze zasady używania plików cookie i zasady ochrony prywatności.
Licensed under cc by-sa 3.0 with attribution required.