To pytanie dotyczy implementacji filtra IIR w układzie FPGA z segmentami DSP, z bardzo szczegółowymi kryteriami. Powiedzmy, że tworzysz filtr bez stuknięć w przód i tylko 1 stuknij w tył, z tym równaniem: y[ n ] = y[ n - 1 ] ⋅ b 1 + x [ n ]y[n]=y[n-1]⋅b1+x[n]y[n] …
Robię analizę widma sygnału zmieniającego się w czasie ze zmianą częstotliwości od 200 Hz do 10 kHz. Używam FFT do analizy składowej częstotliwości w sygnale. Moje pytania to: Jak zdecydować o rozdzielczości częstotliwości i szerokości okna dla sygnału? Jaki typ funkcji okna jest odpowiedni dla sygnału zmieniającego się w czasie? …
Chcę zaimplementować blokadę fazy w układzie FPGA bez użycia zewnętrznych komponentów (innych niż ADC). Dla uproszczenia wystarczające jest zablokowanie prostym impulsem binarnym. Częstotliwość sygnałów wynosi ~ 0,1-1% zegara. Nie mogę korzystać z wbudowanych zegarów PLL, ponieważ zazwyczaj są to: Nie można konfigurować (ustawiane podczas syntezy). Roztrzęsiony. Nie obsługuj częstotliwości, której …
Używamy plików cookie i innych technologii śledzenia w celu poprawy komfortu przeglądania naszej witryny, aby wyświetlać spersonalizowane treści i ukierunkowane reklamy, analizować ruch w naszej witrynie, i zrozumieć, skąd pochodzą nasi goście.
Kontynuując, wyrażasz zgodę na korzystanie z plików cookie i innych technologii śledzenia oraz potwierdzasz, że masz co najmniej 16 lat lub zgodę rodzica lub opiekuna.