Pytania otagowane jako spi

SPI to 3 lub 4-przewodowy interfejs magistrali szeregowej niskiego poziomu z zegarem (SCLK), wejściem danych (MISO) i wyjściem danych (MOSI). Czwarty przewód to Slave Select, aby jednoznacznie wybrać urządzenie w magistrali. Ten sygnał jest zwykle aktywny-niski. Slave Select, Chip Select, CS #, SS # oznaczają zwykle tę samą funkcję. Pamiętaj jednak, aby sprawdzić arkusz danych. Magistrala SPI jest * de facto * standardem bez formalnej specyfikacji.



1
Przyspieszenie timera AVR na ATmega328
Podczas pracy z prekalkerem zegara 64 na ATmega328, jeden z moich timerów przyspiesza z nieznanych przyczyn w określonym czasie wykonywania. Używam dwóch timerów na ATmega328, aby wygenerować taktowanie potrzebne TLC5940 (patrz poniżej dlaczego; to nie ma znaczenia dla pytania). TIMER0generuje sygnał zegarowy przy włączonym szybkim PWM OC0Bi jest konfigurowany w …
9 avr  atmega  spi  timer 

3
Trasowanie zegara 30MHz przez kilka płyt
Używam sterownika LED TLC5945 . Mikrokontroler (używam LPC1343 ) musi zapewniać zegar dla wewnętrznego timera / licznika PWM. Maksymalna dozwolona prędkość zegara jest określona jako 30 MHz. Będę miał kilka płyt z Daisychained TLC5945. Płytki zostaną połączone za pomocą złączy między płytkami lub krótkimi kablami taśmowymi, szerokość jednej płytki wynosi …

1
Symulacja prostego stanowiska testowego ze zsyntetyzowanym rdzeniem ROM
Jestem zupełnie nowy w świecie układów FPGA i pomyślałem, że zacznę od bardzo prostego projektu: 4-bitowego 7-segmentowego dekodera. Pierwsza wersja, którą napisałem wyłącznie w języku VHDL (jest to w zasadzie pojedynczy kombinator select, nie wymaga zegarów) i wydaje się działać, ale chciałbym również eksperymentować z „rdzeniami IP” w Xilinx ISE. …

4
Dlaczego niektóre z moich sygnałów „drżą” (mają drgania)?
Mam magistralę SPI 2 MHz, ale zauważyłem, że niektóre moje sygnały często „drżą”. Tak, mój wyzwalacz jest poprawnie skonfigurowany, więc nie sądzę, że problem tam leży. Możesz zobaczyć, co mam na myśli tutaj: (z włączonym trybem trwałości). To jest zegar mojej magistrali SPI. Interfejs SPI działa dobrze. Przesłałem setki megabajtów …

1
SPI Wygląda na zniekształcony na MSP430
Próbuję wydobyć sensowne fragmenty z Bus Pirate podłączonego do tablicy Launchpad (za pomocą kabla Sparkfun: pomarańczowy przechodzi do P1.6, żółty do P1.5. To powinno być poprawne, chyba że mam pomieszane MOSI i MISO ...) Nie mam podłączonego CS, ponieważ po prostu używam pirata autobusowego do monitorowania czegokolwiek. Pirat magistrali jest …
9 spi  msp430 
Korzystając z naszej strony potwierdzasz, że przeczytałeś(-aś) i rozumiesz nasze zasady używania plików cookie i zasady ochrony prywatności.
Licensed under cc by-sa 3.0 with attribution required.