Moje rozwiązanie CMOS goto
Wszystkie logiczne wejścia / wyjścia mają charakterystykę analogową w obszarze liniowym między Vdd i Vss.
Można użyć dowolnej rodziny Logic, biorąc pod uwagę, że wzmacniacze liniowe z ujemnym sprzężeniem zwrotnym muszą mieć dobry margines fazowy przy wzmocnieniu jedności i wrażliwość na Vdd i dostawców.
- Dodany
74HCT lub jakikolwiek 74xxT jest zgodny z progiem wejściowym TTL przy 1,5 V zamiast Vdd / 2, co jest tym samym, gdy osiągniesz Vdd = 3 V. W przypadku autodeligacji z ujemnym sprzężeniem zwrotnym R cykl pracy wyjściowej przesunie się, próbując osiągnąć 1,5 V DC na wejściu, więc w zależności od poziomu sygnału, który może wyzwolić diody cęgowe ESD do masy
Nie wszyscy odniosą sukces za pierwszym razem, tak jak w przypadku projektowania liniowego i RF bez pełnej świadomości impedancji obwodu, zasilania i układu, tani i brudny falownik buforowany CMOS ma niesamowity produkt o przepustowości> 150 MHz z> 60 dB zysku za grosze na cent falownik.
Samonapęd jest trywialny, gdy wejście jest sprzężone prądem przemiennym, ale wybór buforowanego falownika zwiększa wyzwanie techniczne. Czułość na drgania wzrasta, gdy wzmocnienie w pętli zamkniętej jest znacznie niższe niż wzmocnienie w pętli otwartej, ponieważ nie jest wewnętrznie kompensowane jak wzmacniacze operacyjne (OA).
- Buforowane falowniki są traktowane bardziej jak wzmacniacze wideo o wysokim wzmocnieniu niż OA.
Wzmocnienie w otwartej pętli dla falownika 1-stopniowego lub niebuforowanego (UB) wynosi minimum 20 dB, a> 3 dB dla buforowanych (B) 3 stopni. W przypadku stosowania Zf / Zs, w celu uzyskania ujemnego sprzężenia zwrotnego należy AC połączyć wejścia i wyjścia tak, jak w pojedynczym zasilaniu CMOS Op Amp. Zf jest zwykle wybierany z wysoką rezystancją dla niskonapięciowego samodociskania wejściowego prądu stałego DC, ale zbyt wysoki spowoduje powolny czas włączenia napięcia wejściowego do ustalenia Vdd / 2 z R2C1.
symulacja tego obwodu - Schemat utworzony przy użyciu CircuitLab
Buforowane falowniki (B) mają 3-krotność wzmocnienia liniowego dB niebuforowanego (UB), dzięki czemu wzmacniacze wideo zachowują się interesująco, jeśli potrzebujesz wzmocnienia 60 dB przy Zout o impedancji sterownika od 20 do 500 omów. Gdzie Zout = RdsOn = Vol / Iol @ ~ x mA
Inne szczegóły
Biorąc pod uwagę historię logiki CMOS od 1970 roku, istnieją dziesiątki standardowych prefiksów rodzinnych, takich jak {4xxx, „HCxxx i” ALCxx}. Wszystkie charakterystyki analogowe nie są określone bezpośrednio w arkuszach danych, takich jak RdsOn, Ciss i Coss, ale znamy te ograniczenia poboru prądu i dużej przepustowości sygnału. Możesz docenić zachowanie FET, takie jak RdsOn vs Vgs, zależy od zakresu Vss i że każda generacja albo zwiększa prędkość, zmniejsza zużycie energii przy prędkości, albo jedno i drugie. Spowodowało to mniejszą litografię, niższe zakresy Vdd i niższe wartości sterownika RdsOn.
- Być może już wiesz, że RdsOn jest dość spójny (50%) dla każdej rodziny serii 54/74 CMOS, która jest zależna od Vss. Ponieważ wzrost Vgs naturalnie obniża RdsOn an. Niski zakres Vss jest ograniczony przez prędkość znacznie rosnącą RdsOn, a wyższy zakres zwiększa prąd przewodzenia krzyżowego i rozpraszanie mocy.
Spodziewam się (ale nie zweryfikowałem), że każda rodzina logiki może być używana jako wzmacniacz liniowy . Każdy wzmacniacz liniowy muszą przestrzegać zasad, aby uczynić liniowym i stabilnym. Jednak w zależności od indukcyjności układu i innej impedancji wpływającej na margines fazy wzmocnienia jedności, konieczna może być kompensacja zewnętrzna do bieguna 1-go rzędu w celu zaprojektowania wzmacniaczy operacyjnych.
Aby uzyskać najlepsze wyniki, projektant musi mieć dobre pojęcie o wszystkich impedancjach * Z (f) obwodu w funkcji częstotliwości, nawet jeśli dla wszystkich dostawców istnieje szeroka tolerancja ~ +/- 50%. Nigdy nie lekceważ, że mogą się one znacznie zmienić, więc Twoja lista zatwierdzonych dostawców, AVL musi zawierać tylko te, które zweryfikowałeś dla każdego numeru części w dowolnym projekcie. W przeciwnym razie musisz dowiedzieć się, jak uniknąć tych problemów, projektując i testując. Ale ogólnie stwierdziłem, że specyfikacje logiki odzwierciedlające limity RdsOn (lub ESR sterownika) są spójne dla wszystkich dostawców.
- Obejmują one * szacunkową wartość źródła Z (f) mocy i impedancji sterownika na << Zout, układy i pułapki odsprzęgające przy operacyjnej szerokości pasma zasilania dla każdego układu. i CMOS Zout = RdsOn out. Powodem, dla którego niebuforowane falowniki były bardziej stabilne i zalecane, jest to, że wzmocnienie jednostopniowe jest zwykle wystarczające dla oscylatorów kwarcowych (XO), gdy napięcie prądu stałego jest spolaryzowane 1 ~ 10 M sprzężenia zwrotnego R.
Zakładam, że masz jakieś pojęcie na temat teorii sterowania lub wykresów Bode. Ponieważ każdy stopień CMOS jest falownikiem, falowniki buforowane mają 3 stopnie wzmocnienia G (s) i więcej przesunięć fazowych w porównaniufaB W.~0,35 tR a zatem mniejsza stabilność przy większej liczbie sprzężeń zwrotnych H (s).
Ci, którzy mogą łatwo się uczyć, już wiedzą; Wykresy Bodego, margines fazowy 1 vs 3 wzmacniacze etapowe, Vol / Iol dla każdej rodziny logicznej vs Vcc. W przeciwnym razie nie jest możliwe proste wyjaśnienie. CD4xxx działał dobrze 3 ~ 18V, wszystkie pozostałe powinny działać podobnie skalując Vcc / RdsOn. W przypadku obciążeń o niskiej impedancji (~ 50) Pd w sterowniku można znacznie zmniejszyć przez sprzężenie prądem przemiennym. 74ALCxx ma około 25 omów przy 3,3 V, 74HCxx ma około 50 omów +/- 50% przy 5 V ponad temp.